The pulse generation logic of the three-phase inverter is based on SPWM method. The modulated wave is compared with a triangular carrier wave to form a pulse voltage with different duty cycle. Using the pulse equivalence principle, the area of the output pulse voltage is equal to the area of the sinusoidal pulse within the corresponding switching period distance. The frequency and fluctuation of the output voltage can be adjusted by changing the frequency and fluctuation of the modulated wave.In the SPWM modulation method of the three-phase inverter in FPGA program, the carrier is a triangular carrier obtained by counting up and down the fixed clock frequency. Each phase of the three-phase bridge arm has a modulated wave, and the amplitude of the modulated wave is flat. The phase difference is 1200, which is compared with the triangle carrier. When comparing the modulated wave fluctuation with the carrier wave fluctuation, if the modulated wave is larger than the carrier wave fluctuation, the corresponding bridge upper arm is opened and the lower tube is closed. This value corresponds to the upper tube closing and the lower tube opening of the bridge arm. In this design, zero sequence weight is injected into SPWM modulated wave to improve the inverter's dc bus voltage utilization and the maximum modulation ratio. In a DSP program, the value of the inverter comparator CMPR register is corrected in different interrupt programs, which is a numerical indication of the modulated wave comparator. The specific comparison waveform process is shown in figure 3-4. A complete inverter PWM module, in addition to comparing wave modules, also needs dead zone time and trouble preventing function, so the entire inverter PWM module is shown in figure 3-5.
Die Pulsgenerierungslogik des Dreiphasenwechselrichters basiert auf der SPWM-Methode. Die modulierte Welle wird mit einer dreieckigen Trägerwelle zu einer Impulsspannung mit unterschiedlichem Tastzyklus verglichen. Nach dem Impulsäquivalenzprinzip ist die Fläche der Ausgangsimpulsspannung gleich der Fläche des sinusförmigen Impulses innerhalb des entsprechenden Schaltperiodenabstandes. Die Frequenz und Fluktuation der Ausgangsspannung kann durch Änderung der Frequenz und Fluktuation der modulierten Welle eingestellt werden.<br>Bei der SPWM-Modulationsmethode des Dreiphasen-Wechselrichters im FPGA-Programm ist der Träger ein dreieckiger Träger, der durch Zählen der festen Taktfrequenz erhalten wird. Jede Phase des dreiphasigen Brückenarms hat eine modulierte Welle, und die Amplitude der modulierten Welle ist flach. Die Phasendifferenz beträgt 1200, was mit dem Dreiecksträger verglichen wird. Beim Vergleich der modulierten Wellenschwankung mit der Trägerwellenschwankung wird, wenn die modulierte Welle größer als die Trägerwellenschwankung ist, der entsprechende Brückenoberarm geöffnet und das untere Rohr geschlossen. Dieser Wert entspricht dem oberen Rohrverschluss und der unteren Rohröffnung des Brückenarms. Bei diesem Design wird ein Null-Sequenzgewicht in die SPWM-modulierte Welle injiziert, um die DC-Bus-Spannungsauslastung des Wechselrichters und das maximale Modulationsverhältnis zu verbessern. In einem DSP-Programm wird der Wert des Wechselrichterkomators CMPR-Registers in verschiedenen Interrupt-Programmen korrigiert, was eine numerische Anzeige des modulierten Wellenkomparaators ist. Der spezifische Vergleichswellenformprozess ist in Abbildung 3-4 dargestellt. Ein komplettes Wechselrichter-PWM-Modul benötigt neben dem Vergleich von Wellenmodulen auch totzonenzeitliche und störungsverhindernde Funktionen, so dass das gesamte Wechselrichter-PWM-Modul in Abbildung 3-5 dargestellt ist.
正在翻译中..